AstraRegul
Релиз 2024.08.31.00
×

Входные параметры

 
Входные параметры
Тип
Значение по умолчанию
ВУ
И
Описание
BTN01
BOOL
FALSE
X
Кнопка 1
BTN02
BOOL
FALSE
X
Кнопка 2
BTN03
BOOL
FALSE
X
Кнопка 3
BTN04
BOOL
FALSE
X
Кнопка 4
BTN05
BOOL
FALSE
X
Кнопка 5
MODE
O_S
X
Режим блока
MV01
 
X
Управляемая команда кнопки 1
MV02
 
X
Управляемая команда кнопки 2
MV03
 
X
Управляемая команда кнопки 3
MV04
 
X
Управляемая команда кнопки 4
MV05
 
X
Управляемая команда кнопки 5
AOF
BOOL
FALSE
X
Включение маскирования тревог
CONFIG
 
Конфигурационные параметры
MOT_A_TRK
BOOL
FALSE
Режим слежения насоса A (PTUUPNNNNNA_TRK)
MOT_A_IL
BOOL
FALSE
Блокировка насоса A (PTUUPNNNNNA_IL)
MOT_A_INT
BOOL
FALSE
Блокировка насоса A (PTUUPNNNNNA_INT)
MOT_A_ALRM
NULL
Статус тревог насоса A (PTUUPNNNNNA)
MOT_A_MODE
O_S
Режим насоса A (PTUUPNNNNNA)
MOT_A_STAT
 
Статус насоса A (PTUUPNNNNNA)
MOT_B_TRK
BOOL
FALSE
Режим слежения насоса B (PTUUPNNNNNB_TRK)
MOT_B_IL
BOOL
FALSE
Блокировка насоса B (PTUUPNNNNNB_IL)
MOT_B_INT
BOOL
FALSE
Блокировка насоса B (PTUUPNNNNNB_INT)
MOT_B_ALRM
NULL
Статус тревог насоса B (PTUUPNNNNNB)
MOT_B_MODE
O_S
Режим насоса B (PTUUPNNNNNB)
MOT_B_STAT
 
Статус насоса B (PTUUPNNNNNB)
MOT_C_TRK
BOOL
FALSE
Режим слежения насоса C (PTUUPNNNNNC_TRK)
MOT_C_IL
BOOL
FALSE
Блокировка насоса C (PTUUPNNNNNC_IL)
MOT_C_INT
BOOL
FALSE
Блокировка насоса C (PTUUPNNNNNC_INT)
MOT_C_ALRM
NULL
Статус тревог насоса C (PTUUPNNNNNC)
MOT_C_MODE
O_S
Режим насоса C (PTUUPNNNNNC)
MOT_C_STAT
 
Статус насоса C (PTUUPNNNNNC)
CA1_P01_REF
INT
1
X
X
Уставка количества требуемых насосов от оператора
CA2_P05_REF
INT
123
X
X
Задание схемы АВР "Рабочий/Резервный/Запасной"
CA1_P07_REF
INT
0
Уставка количества требуемых насосов от внешней логики
LC1_ST01
REAL
2.0
Уставка таймера 1 для логической схемы LC1
LC1_ST02
REAL
2.0
Уставка таймера 2 для логической схемы LC1
LC1_ST03
REAL
2.0
Уставка таймера 3 для логической схемы LC1
LC1_ST04
REAL
2.0
Уставка таймера 4 для логической схемы LC1
LC1_ST05
REAL
2.0
Уставка таймера 5 для логической схемы LC1
LC1_ST06
REAL
2.0
Уставка таймера 6 для логической схемы LC1
LC2_ST01
REAL
2.0
Уставка таймера 1 для логической схемы LC2
LC2_ST02
REAL
2.0
Уставка таймера 2 для логической схемы LC2
TM1_PH
REAL
5.0
X
X
Уставка межстартового таймера, c
NA_TCV_PH
REAL
3.0
X
X
Уставка таймера перекрытия A, c
NB_TCV_PH
REAL
3.0
X
X
Уставка таймера перекрытия B, c
NC_TCV_PH
REAL
3.0
X
X
Уставка таймера перекрытия C, c